「PLL」とは「Phase Locked Loop」の略で、位相同期回路を指します。これは、入力信号の位相に同期して出力信号の位相を調整する回路技術の一つです。主に無線通信や信号処理の分野で広く用いられています。
PLLの基本的な動作は、入力信号の周波数と位相を監視し、その信号と同じ位相を持つ信号を生成することです。これにより、受信信号の周波数を安定させたり、変調信号を復調したりすることが可能になります。
PLLは、主に以下の3つの主要なコンポーネントから構成されています。
1. 位相比較器:入力信号と出力信号の位相を比較し、その差を検出します。
2. ループフィルター:位相比較器からの信号を平滑化し、制御信号を生成します。これにより、出力信号の周波数が安定するよう調整されます。
3. 電圧制御発振器(VCO):ループフィルターからの制御信号に基づいて周波数を変更する発振器です。
PLLは、周波数合成、信号復調、クロック生成など、さまざまな用途に利用されており、その高い精度と安定性から多くの電子機器に組み込まれています。